„Zen 4“ – Versionsunterschied

aus Wikipedia, der freien Enzyklopädie
Zur Navigation springen Zur Suche springen
[gesichtete Version][gesichtete Version]
Inhalt gelöscht Inhalt hinzugefügt
KKeine Bearbeitungszusammenfassung
 
(4 dazwischenliegende Versionen von 2 Benutzern werden nicht angezeigt)
Zeile 18: Zeile 18:
|Befehlssatz = [[AMD64]] ([[x64|x86-64]])
|Befehlssatz = [[AMD64]] ([[x64|x86-64]])
|prev = Zen 3
|prev = Zen 3
|next = Zen 5
}}
}}


Zeile 27: Zeile 28:
* Erstmalige Implementierung des [[Advanced Vector Extensions|AVX-512-Befehlssatzes]]. (Ist nur etwas schneller als AVX2, weil es weiterhin 256-Bit-Rechenwerke hat. Taktet aber nicht runter wie aktuelle Intel-Prozessoren, wenn sie AVX-512-Befehle nutzen.)<ref>{{Internetquelle |autor=Marc Sauter, Martin Böckmann |url=https://www.golem.de/news/ryzen-7950x-7700x-im-test-brachialer-beginn-einer-neuen-amd-aera-2209-167686.html |titel=Ryzen 7950X/7700X im Test: Brachialer Beginn einer neuen AMD-Ära |werk=golem.de |datum=2022-09-26 |sprache=de |abruf=2023-11-15}}</ref>
* Erstmalige Implementierung des [[Advanced Vector Extensions|AVX-512-Befehlssatzes]]. (Ist nur etwas schneller als AVX2, weil es weiterhin 256-Bit-Rechenwerke hat. Taktet aber nicht runter wie aktuelle Intel-Prozessoren, wenn sie AVX-512-Befehle nutzen.)<ref>{{Internetquelle |autor=Marc Sauter, Martin Böckmann |url=https://www.golem.de/news/ryzen-7950x-7700x-im-test-brachialer-beginn-einer-neuen-amd-aera-2209-167686.html |titel=Ryzen 7950X/7700X im Test: Brachialer Beginn einer neuen AMD-Ära |werk=golem.de |datum=2022-09-26 |sprache=de |abruf=2023-11-15}}</ref>


Die nächste Generation „Zen 5“ im 3-nm-Fertigungsverfahren soll 2024 vorgestellt werden.<ref>{{Internetquelle |autor=Johannes Hiltscher |url=https://www.golem.de/news/neue-mikroarchitektur-leak-zeigt-details-zu-zen-5-2310-178123.html |titel=Neue Mikroarchitektur: Leak zeigt Details zu Zen 5 |werk=golem.de |datum=2023-10-01 |sprache=de |abruf=2023-11-15}}</ref>
Die nächste Generation „Zen 5“ im 4-nm-Fertigungsverfahren soll im Juli 2024 vorgestellt werden.<ref>{{Internetquelle |autor=Andreas Schilling |url=https://www.hardwareluxx.de/index.php/news/hardware/prozessoren/63723-16-ipc-plus-amd-stellt-die-ryzen-9000-prozessoren-mit-zen-5-kernen-vor.html |titel=16 % IPC-Plus: AMD stellt die Ryzen-9000-Prozessoren mit Zen-5-Kernen vor |werk=hardwareLUXX |datum=2024-06-03 |sprache=de |abruf=2024-07-25}}</ref>


== Desktop-CPUs ==
== Desktop CPUs ==


=== Ryzen 7000 „Raphael“ ===
=== Ryzen 7000 „Raphael“ ===
Zeile 44: Zeile 45:
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 53: Zeile 54:
! rowspan="2" |mitgelieferter<br>Kühler
! rowspan="2" |mitgelieferter<br>Kühler
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 67: Zeile 70:
| rowspan="11" |[[TSMC]] [[Technologieknoten#5-nm-Technologieknoten|N5]]
| rowspan="11" |[[TSMC]] [[Technologieknoten#5-nm-Technologieknoten|N5]]
| rowspan="2" |16 / 32
| rowspan="2" |16 / 32
| 4,2 / 5,7&nbsp;GHz
| 4,2
| rowspan="2" |5,7
| rowspan="11" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="11" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="11" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="11" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 83: Zeile 87:
! style="text-align:left;" |7950X
! style="text-align:left;" |7950X
| 699$
| 699$
| 4,5 / 5,7&nbsp;GHz
| 4,5
| 64&nbsp;MB
| 64&nbsp;MB
| 170&nbsp;W
| 170&nbsp;W
Zeile 90: Zeile 94:
| 599$
| 599$
| rowspan="3" |12 / 24
| rowspan="3" |12 / 24
| 4,4 / 5,6&nbsp;GHz
| 4,4
| rowspan="2" |5,6
| 32+96&nbsp;MB
| 32+96&nbsp;MB
| 120&nbsp;W
| 120&nbsp;W
Zeile 96: Zeile 101:
! style="text-align:left;" |7900X
! style="text-align:left;" |7900X
| 549$
| 549$
| 4,7 / 5,6&nbsp;GHz
| 4,7
| rowspan="2" |64&nbsp;MB
| rowspan="2" |64&nbsp;MB
| 170&nbsp;W
| 170&nbsp;W
Zeile 102: Zeile 107:
! style="text-align:left;" |7900
! style="text-align:left;" |7900
| 429$
| 429$
| 3,7 / 5,4&nbsp;GHz
| 3,7
|5,4
| 65&nbsp;W
| 65&nbsp;W
| AMD Wraith Prism
| AMD Wraith Prism
Zeile 110: Zeile 116:
| 449$
| 449$
| rowspan="3" |8 / 16
| rowspan="3" |8 / 16
| 4,2 / 5,0&nbsp;GHz
| 4,2
|5,0
| 96&nbsp;MB
| 96&nbsp;MB
| 120&nbsp;W
| 120&nbsp;W
Zeile 117: Zeile 124:
! style="text-align:left;" |7700X
! style="text-align:left;" |7700X
| 399$
| 399$
| 4,5 / 5,4&nbsp;GHz
| 4,5
|5,4
| rowspan="5" |32&nbsp;MB
| rowspan="5" |32&nbsp;MB
| 105&nbsp;W
| 105&nbsp;W
Zeile 123: Zeile 131:
! style="text-align:left;" |7700
! style="text-align:left;" |7700
| 329$
| 329$
| 3,8 / 5,3&nbsp;GHz
| 3,8
| rowspan="2" |5,3
| 65&nbsp;W
| 65&nbsp;W
| AMD Wraith Prism
| AMD Wraith Prism
Zeile 131: Zeile 140:
| 299$
| 299$
| rowspan="3" |6 / 12
| rowspan="3" |6 / 12
| 4,7 / 5,3&nbsp;GHz
| 4,7
| 105&nbsp;W
| 105&nbsp;W
| ''keiner''
| ''keiner''
Zeile 137: Zeile 146:
! style="text-align:left;" |7600
! style="text-align:left;" |7600
| 229$
| 229$
| 3,8 / 5,1&nbsp;GHz
| 3,8
|5,1
| rowspan="2" |65&nbsp;W
| rowspan="2" |65&nbsp;W
| rowspan="2" | AMD Wraith Stealth
| rowspan="2" | AMD Wraith Stealth
Zeile 143: Zeile 153:
! style="text-align:left;" |7500F
! style="text-align:left;" |7500F
| 179$
| 179$
| 3,7 / 5,0&nbsp;GHz
| 3,7
|5,0
| colspan="3" |nicht vorhanden
| colspan="3" |nicht vorhanden
|}
|}
Zeile 155: Zeile 166:
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 164: Zeile 175:
! rowspan="2" |mitgelieferter<br>Kühler
! rowspan="2" |mitgelieferter<br>Kühler
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 178: Zeile 191:
| rowspan="3" |[[TSMC]] [[Technologieknoten#5-nm-Technologieknoten|N5]]
| rowspan="3" |[[TSMC]] [[Technologieknoten#5-nm-Technologieknoten|N5]]
| 12 / 24
| 12 / 24
| 3,7 / 5,4&nbsp;GHz
| 3,7
|5,4
| rowspan="3" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="3" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="3" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="3" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 195: Zeile 209:
! style="text-align:left;" |PRO&nbsp;7745
! style="text-align:left;" |PRO&nbsp;7745
| 8 / 16
| 8 / 16
| 3,8 / 5,3&nbsp;GHz
| 3,8
|5,3
| rowspan="2" |32&nbsp;MB
| rowspan="2" |32&nbsp;MB
|-
|-
Zeile 201: Zeile 216:
! style="text-align:left;" |PRO&nbsp;7645
! style="text-align:left;" |PRO&nbsp;7645
| 6 / 12
| 6 / 12
| 3,8 / 5,1&nbsp;GHz
| 3,8
|5,1
|}
|}
{{FNBox|{{FNZ|*|[[Unverbindliche Preisempfehlung|UVP]] in US-Dollar (vor Steuern)}}
{{FNBox|{{FNZ|*|[[Unverbindliche Preisempfehlung|UVP]] in US-Dollar (vor Steuern)}}
Zeile 212: Zeile 228:
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 219: Zeile 235:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 230: Zeile 248:
| rowspan="2" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| rowspan="2" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| 8 / 16
| 8 / 16
| 4,1 / 5,0&nbsp;GHz
| 4,1
|5,0
| rowspan="2" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="2" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="2" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="2" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 243: Zeile 262:
! style="text-align:left;" |8400F
! style="text-align:left;" |8400F
| 6 / 12
| 6 / 12
| 4,2 / 4,7&nbsp;GHz
| 4,2
|4,7
|}
|}
{{FNBox|{{FNZ|*|[[Unverbindliche Preisempfehlung|UVP]] in US-Dollar (vor Steuern)}}
{{FNBox|{{FNZ|*|[[Unverbindliche Preisempfehlung|UVP]] in US-Dollar (vor Steuern)}}
}}
}}


== Workstation-CPUs ==
== Workstation CPUs ==


=== Threadripper 7000 „Storm Peak“ ===
=== Threadripper 7000 „Storm Peak“ ===
Zeile 258: Zeile 278:
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 265: Zeile 285:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 276: Zeile 298:
| rowspan="9" |[[TSMC]] [[Technologieknoten#5-nm-Technologieknoten|N5]]
| rowspan="9" |[[TSMC]] [[Technologieknoten#5-nm-Technologieknoten|N5]]
| 96 / 192
| 96 / 192
| 2,5 / 5,1&nbsp;GHz
| 2,5
| rowspan="2" |5,1
| rowspan="9" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="9" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="9" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="9" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 289: Zeile 312:
| $7349
| $7349
| 64 / 128
| 64 / 128
| 3,2 / 5,1&nbsp;GHz
| 3,2
| 256&nbsp;MB
| 256&nbsp;MB
|-
|-
Zeile 295: Zeile 318:
| $3899
| $3899
| 32 / 64
| 32 / 64
| 4,0 / 5,3&nbsp;GHz
| 4,0
| rowspan="4" |5,3
| rowspan="2" |128&nbsp;MB
| rowspan="2" |128&nbsp;MB
|-
|-
Zeile 301: Zeile 325:
| $2649
| $2649
| 24 / 48
| 24 / 48
| 4,2 / 5,3&nbsp;GHz
| 4,2
|-
|-
! style="text-align:left;" |7955WX
! style="text-align:left;" |7955WX
| $1899
| $1899
| 16 / 32
| 16 / 32
| 4,5 / 5,3&nbsp;GHz
| 4,5
| rowspan="2" |64&nbsp;MB
| rowspan="2" |64&nbsp;MB
|-
|-
Zeile 312: Zeile 336:
| $1399
| $1399
| 12 / 24
| 12 / 24
| 4,7 / 5,3&nbsp;GHz
| 4,7
|-
|-
! rowspan="3" |Ryzen<br />Threadripper
! rowspan="3" |Ryzen<br />Threadripper
Zeile 318: Zeile 342:
| $4999
| $4999
| 64 / 128
| 64 / 128
| 3,2 / 5,1&nbsp;GHz
| 3,2
|5,1
| 256&nbsp;MB
| 256&nbsp;MB
| rowspan="3" |48
| rowspan="3" |48
Zeile 326: Zeile 351:
| $2499
| $2499
| 32 / 64
| 32 / 64
| 4,0 / 5,3&nbsp;GHz
| 4,0
| rowspan="2" |5,3
| rowspan="2" |128&nbsp;MB
| rowspan="2" |128&nbsp;MB
|-
|-
Zeile 332: Zeile 358:
| $1499
| $1499
| 24 / 48
| 24 / 48
| 4,2 / 5,3&nbsp;GHz
| 4,2
|}
|}
{{FNBox|{{FNZ|*|[[Unverbindliche Preisempfehlung|UVP]] in US-Dollar (vor Steuern)}}
{{FNBox|{{FNZ|*|[[Unverbindliche Preisempfehlung|UVP]] in US-Dollar (vor Steuern)}}
}}
}}


== Desktop-APUs ==
== Desktop APUs ==


=== Ryzen 8000G „Phoenix“ ===
=== Ryzen 8000G „Phoenix“ ===
Zeile 347: Zeile 373:
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 355: Zeile 381:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 369: Zeile 397:
| rowspan="4" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| rowspan="4" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| 8 / 16
| 8 / 16
| 4,2 / 5,1&nbsp;GHz
| 4,2
|5,1
| rowspan="4" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="4" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="4" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="4" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 386: Zeile 415:
| $229
| $229
| rowspan="2" |6 / 12
| rowspan="2" |6 / 12
| 4,3 / 5,0&nbsp;GHz
| 4,3
| rowspan="2" |5,0
| 760M<br /><small>(RDNA 3)</small>
| 760M<br /><small>(RDNA 3)</small>
| 8
| 8
Zeile 393: Zeile 423:
! style="text-align:left;" |8500G
! style="text-align:left;" |8500G
| $179
| $179
| 3,5 / 5,0&nbsp;GHz
| 3,5
| rowspan="2" |14
| rowspan="2" |14
| rowspan="2" |740M<br /><small>(RDNA 3)</small>
| rowspan="2" |740M<br /><small>(RDNA 3)</small>
Zeile 402: Zeile 432:
| OEM
| OEM
| 4 / 8
| 4 / 8
| 3,4 / 4,9&nbsp;GHz
| 3,4
|4,9
| 8&nbsp;MB
| 8&nbsp;MB
| 2,6&nbsp;GHz
| 2,6&nbsp;GHz
Zeile 418: Zeile 449:
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 426: Zeile 457:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 439: Zeile 472:
| rowspan="11" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| rowspan="11" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| rowspan="5" |8 / 16
| rowspan="5" |8 / 16
| rowspan="2" | 4,0 / 5,2&nbsp;GHz
| rowspan="2" | 4,0
| rowspan="2" |5,2
| rowspan="11" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="11" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="11" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="11" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 456: Zeile 490:
! rowspan="3" |Ryzen<br />7
! rowspan="3" |Ryzen<br />7
! style="text-align:left;" |7840HS
! style="text-align:left;" |7840HS
| rowspan="2" | 3,8 / 5,1&nbsp;GHz
| rowspan="2" | 3,8
| rowspan="3" |5,1
| rowspan="3" |2,7&nbsp;GHz
| rowspan="3" |2,7&nbsp;GHz
|-
|-
Zeile 462: Zeile 497:
|-
|-
! style="text-align:left;" |7840U
! style="text-align:left;" |7840U
| 3,3 / 5,1&nbsp;GHz
| 3,3
| 15-30&nbsp;W
| 15-30&nbsp;W
|-
|-
Zeile 468: Zeile 503:
! style="text-align:left;" |7640HS
! style="text-align:left;" |7640HS
| rowspan="5" |6 / 12
| rowspan="5" |6 / 12
| rowspan="2" | 4,3 / 5,0&nbsp;GHz
| rowspan="2" | 4,3
| rowspan="2" |5,0
| rowspan="3" |760M<br /><small>(RDNA 3)</small>
| rowspan="3" |760M<br /><small>(RDNA 3)</small>
| rowspan="3" |8
| rowspan="3" |8
Zeile 477: Zeile 513:
|-
|-
! style="text-align:left;" |7640U
! style="text-align:left;" |7640U
| 3,5 / 4,9&nbsp;GHz
| 3,5
| rowspan="3" |4,9
| rowspan="4" |15-30&nbsp;W
| rowspan="4" |15-30&nbsp;W
|-
|-
! style="text-align:left;" |7545U
! style="text-align:left;" |7545U
| rowspan="2" |3,2 / 4,9&nbsp;GHz
| rowspan="2" |3,2
| rowspan="3" |FP7<br />FP7r2
| rowspan="3" |FP7<br />FP7r2
| rowspan="3" |14
| rowspan="3" |14
Zeile 495: Zeile 532:
! style="text-align:left;" |7440U
! style="text-align:left;" |7440U
| 4 / 8
| 4 / 8
| 3,0 / 4,7&nbsp;GHz
| 3,0
|4,7
| 8&nbsp;MB
| 8&nbsp;MB
|}
|}
Zeile 503: Zeile 541:
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 511: Zeile 549:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 524: Zeile 564:
| rowspan="7" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| rowspan="7" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| rowspan="3" |8 / 16
| rowspan="3" |8 / 16
| 4,0 / 5,2&nbsp;GHz
| 4,0
|5,2
| rowspan="7" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="7" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="7" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="7" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 539: Zeile 580:
! rowspan="2" |Ryzen<br />7
! rowspan="2" |Ryzen<br />7
! style="text-align:left;" |PRO&nbsp;7840HS
! style="text-align:left;" |PRO&nbsp;7840HS
| 3,8 / 5,1&nbsp;GHz
| 3,8
| rowspan="2" |5,1
| rowspan="2" |2,7&nbsp;GHz
| rowspan="2" |2,7&nbsp;GHz
|-
|-
! style="text-align:left;" |PRO&nbsp;7840U
! style="text-align:left;" |PRO&nbsp;7840U
| 3,3 / 5,1&nbsp;GHz
| 3,3
| 15-30&nbsp;W
| 15-30&nbsp;W
|-
|-
Zeile 549: Zeile 591:
! style="text-align:left;" |PRO&nbsp;7640HS
! style="text-align:left;" |PRO&nbsp;7640HS
| rowspan="4" |6 / 12
| rowspan="4" |6 / 12
| 4,3 / 5,0&nbsp;GHz
| 4,3
|5,0
| rowspan="2" |760M<br /><small>(RDNA 3)</small>
| rowspan="2" |760M<br /><small>(RDNA 3)</small>
| rowspan="2" |8
| rowspan="2" |8
Zeile 556: Zeile 599:
|-
|-
! style="text-align:left;" |PRO&nbsp;7640U
! style="text-align:left;" |PRO&nbsp;7640U
| 3,5 / 4,9&nbsp;GHz
| 3,5
| rowspan="3" |4,9
| rowspan="3" |15-30&nbsp;W
| rowspan="3" |15-30&nbsp;W
|-
|-
! style="text-align:left;" |PRO&nbsp;7545U
! style="text-align:left;" |PRO&nbsp;7545U
| rowspan="2" |3,2 / 4,9&nbsp;GHz
| rowspan="2" |3,2
| rowspan="2" |14
| rowspan="2" |14
| rowspan="2" |740M<br /><small>(RDNA 3)</small>
| rowspan="2" |740M<br /><small>(RDNA 3)</small>
Zeile 577: Zeile 621:
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 585: Zeile 629:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 598: Zeile 644:
| rowspan="5" |[[TSMC]] [[Technologieknoten#5-nm-Technologieknoten|N5]]
| rowspan="5" |[[TSMC]] [[Technologieknoten#5-nm-Technologieknoten|N5]]
| rowspan="2" |16 / 32
| rowspan="2" |16 / 32
| 2,3 / 5,4&nbsp;GHz
| 2,3
| rowspan="2" |5,4
| rowspan="5" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="5" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="5" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="5" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 612: Zeile 659:
|-
|-
! style="text-align:left;" |7945HX
! style="text-align:left;" |7945HX
| 2,5 / 5,4&nbsp;GHz
| 2,5
| rowspan="2" |64&nbsp;MB
| rowspan="2" |64&nbsp;MB
|-
|-
! style="text-align:left;" |7845HX
! style="text-align:left;" |7845HX
| 12 / 24
| 12 / 24
| 3,0 / 5,2&nbsp;GHz
| 3,0
|5,2
|-
|-
! Ryzen<br />7
! Ryzen<br />7
! style="text-align:left;" |7745HX
! style="text-align:left;" |7745HX
| 8 / 16
| 8 / 16
| 3,6 / 5,1&nbsp;GHz
| 3,6
|5,1
| rowspan="2" |32&nbsp;MB
| rowspan="2" |32&nbsp;MB
|-
|-
Zeile 628: Zeile 677:
! style="text-align:left;" |7645HX
! style="text-align:left;" |7645HX
| 6 / 12
| 6 / 12
| 4,0 / 5,0&nbsp;GHz
| 4,0
|5,0
|}
|}


Zeile 636: Zeile 686:
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Technologieknoten|Prozess]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 645: Zeile 695:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 658: Zeile 710:
| rowspan="9" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| rowspan="9" |[[TSMC]] [[Technologieknoten#4-nm-Technologieknoten|N4]]
| rowspan="4" |8 / 16
| rowspan="4" |8 / 16
| 4,0 / 5,2&nbsp;GHz
| 4,0
|5,2
| rowspan="9" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="9" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="9" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="9" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 674: Zeile 727:
! rowspan="3" |Ryzen<br />7
! rowspan="3" |Ryzen<br />7
! style="text-align:left;" |8845HS
! style="text-align:left;" |8845HS
| 3,8 / 5,1&nbsp;GHz
| 3,8
| rowspan="3" |5,1
| rowspan="3" |2,7&nbsp;GHz
| rowspan="3" |2,7&nbsp;GHz
|-
|-
! style="text-align:left;" |8840HS
! style="text-align:left;" |8840HS
| rowspan="2" | 3,3 / 5,1&nbsp;GHz
| rowspan="2" | 3,3
| 20–30&nbsp;W
| 20–30&nbsp;W
|-
|-
Zeile 687: Zeile 741:
! style="text-align:left;" |8645HS
! style="text-align:left;" |8645HS
| rowspan="4" |6 / 12
| rowspan="4" |6 / 12
| 4,3 / 5,0&nbsp;GHz
| 4,3
|5,0
| rowspan="3" |760M<br /><small>(RDNA 3)</small>
| rowspan="3" |760M<br /><small>(RDNA 3)</small>
| rowspan="3" |8
| rowspan="3" |8
Zeile 694: Zeile 749:
|-
|-
! style="text-align:left;" |8640HS
! style="text-align:left;" |8640HS
| rowspan="2" |3,5 / 4,9&nbsp;GHz
| rowspan="2" |3,5
| rowspan="3" |4,9
| 20–30&nbsp;W
| 20–30&nbsp;W
|-
|-
Zeile 701: Zeile 757:
|-
|-
! style="text-align:left;" |8540U
! style="text-align:left;" |8540U
| 3,2 / 4,9&nbsp;GHz
| 3,2
| rowspan="2" |FP7<br />FP7r2
| rowspan="2" |FP7<br />FP7r2
| rowspan="2" |14
| rowspan="2" |14
Zeile 713: Zeile 769:
! style="text-align:left;" |8440U
! style="text-align:left;" |8440U
| 4 / 8
| 4 / 8
| 3,0 / 4,7&nbsp;GHz
| 3,0
|4,7
| 8&nbsp;MB
| 8&nbsp;MB
| 2,5&nbsp;GHz
| 2,5&nbsp;GHz
Zeile 729: Zeile 786:
! rowspan="2" |CCD × Kerne
! rowspan="2" |CCD × Kerne
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 737: Zeile 794:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 749: Zeile 808:
| 2 × 8
| 2 × 8
| 16 / 32
| 16 / 32
| 3,0 / 3,7&nbsp;GHz
| 3,0
| rowspan="2" |3,7
| rowspan="21" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="21" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="21" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="21" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 764: Zeile 824:
| 3 × 8
| 3 × 8
| rowspan="2" |24 / 48
| rowspan="2" |24 / 48
| 2,5 / 3,7&nbsp;GHz
| 2,5
|-
|-
! style="text-align:left;" |EPYC&nbsp;9254
! style="text-align:left;" |EPYC&nbsp;9254
| $2,299
| $2,299
| 4 × 6
| 4 × 6
| 2,9 / 4,15&nbsp;GHz
| 2,9
|4,15
| rowspan="2" |128&nbsp;MB
| rowspan="2" |128&nbsp;MB
| 220&nbsp;W
| 220&nbsp;W
Zeile 777: Zeile 838:
| 4 × 8
| 4 × 8
| rowspan="3" |32 / 64
| rowspan="3" |32 / 64
| 2,7 / 3,9&nbsp;GHz
| 2,7
|3,9
| 210&nbsp;W
| 210&nbsp;W
|-
|-
Zeile 783: Zeile 845:
| $3,420
| $3,420
| rowspan="2" |8 × 4
| rowspan="2" |8 × 4
| rowspan="2" |3,25 / 3,75&nbsp;GHz
| rowspan="2" |3,25
| rowspan="2" |3,75
| rowspan="3" |256&nbsp;MB
| rowspan="3" |256&nbsp;MB
| rowspan="2" |280&nbsp;W
| rowspan="2" |280&nbsp;W
Zeile 795: Zeile 858:
| rowspan="2" |8 × 2
| rowspan="2" |8 × 2
| rowspan="2" |16 / 32
| rowspan="2" |16 / 32
| 4,1 / 4,4&nbsp;GHz
| 4,1
|4,4
| rowspan="7" |1P/2P
| rowspan="7" |1P/2P
| rowspan="5" |320&nbsp;W
| rowspan="5" |320&nbsp;W
Zeile 802: Zeile 866:
| $4,928
| $4,928
| Genoa-X
| Genoa-X
| 3,85 / 4,2&nbsp;GHz
| 3,85
|4,2
| 768&nbsp;MB
| 768&nbsp;MB
|-
|-
Zeile 810: Zeile 875:
| 8 × 3
| 8 × 3
| 24 / 48
| 24 / 48
| 4,05 / 4,3&nbsp;GHz
| 4,05
| rowspan="2" |4,3
| rowspan="2" |256&nbsp;MB
| rowspan="2" |256&nbsp;MB
|-
|-
Zeile 817: Zeile 883:
| rowspan="2" |8 × 4
| rowspan="2" |8 × 4
| rowspan="2" |32 / 64
| rowspan="2" |32 / 64
| 3,85 / 4,3&nbsp;GHz
| 3,85
|-
|-
! style="text-align:left;" |EPYC&nbsp;9384X
! style="text-align:left;" |EPYC&nbsp;9384X
| $5,529
| $5,529
| Genoa-X
| Genoa-X
| 3,1 / 3,9&nbsp;GHz
| 3,1
|3,9
| 768&nbsp;MB
| 768&nbsp;MB
|-
|-
Zeile 830: Zeile 897:
| 8 × 6
| 8 × 6
| 48 / 96
| 48 / 96
| 3,6 / 4,1&nbsp;GHz
| 3,6
|4,1
| rowspan="6" |256&nbsp;MB
| rowspan="6" |256&nbsp;MB
| 360&nbsp;W
| 360&nbsp;W
Zeile 838: Zeile 906:
| rowspan="2" |6 × 8
| rowspan="2" |6 × 8
| rowspan="2" |48 / 96
| rowspan="2" |48 / 96
| rowspan="2" |2,75 / 3,8&nbsp;GHz
| rowspan="2" |2,75
| rowspan="2" |3,8
| rowspan="2" |290&nbsp;W
| rowspan="2" |290&nbsp;W
|-
|-
Zeile 849: Zeile 918:
| rowspan="3" |8 × 8
| rowspan="3" |8 × 8
| rowspan="3" |64 / 128
| rowspan="3" |64 / 128
| 2,45 / 3,7&nbsp;GHz
| 2,45
|3,7
| rowspan="2" |1P/2P
| rowspan="2" |1P/2P
| 280&nbsp;W
| 280&nbsp;W
Zeile 855: Zeile 925:
! style="text-align:left;" |EPYC&nbsp;9554
! style="text-align:left;" |EPYC&nbsp;9554
| $9,087
| $9,087
| rowspan="2" |3,1 / 3,75&nbsp;GHz
| rowspan="2" |3,1
| rowspan="2" |3,75
| rowspan="2" |360&nbsp;W
| rowspan="2" |360&nbsp;W
|-
|-
Zeile 866: Zeile 937:
| 12 × 7{{0}}
| 12 × 7{{0}}
| 84 / 168
| 84 / 168
| 2,25 / 3,7&nbsp;GHz
| 2,25
| rowspan="4" |3,7
| rowspan="3" |384&nbsp;MB
| rowspan="3" |384&nbsp;MB
| rowspan="2" |1P/2P
| rowspan="2" |1P/2P
Zeile 875: Zeile 947:
| rowspan="3" |12 × 8{{0}}
| rowspan="3" |12 × 8{{0}}
| rowspan="3" |96 / 192
| rowspan="3" |96 / 192
| rowspan="2" |2,4 / 3,7&nbsp;GHz
| rowspan="2" |2,4
| rowspan="2" |360&nbsp;W
| rowspan="2" |360&nbsp;W
|-
|-
Zeile 885: Zeile 957:
| $14,756
| $14,756
| Genoa-X
| Genoa-X
| 2,55 / 3,7&nbsp;GHz
| 2,55
| 1152&nbsp;MB
| 1152&nbsp;MB
| 1P/2P
| 1P/2P
Zeile 905: Zeile 977:
! rowspan="2" |CCD × Kerne
! rowspan="2" |CCD × Kerne
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 913: Zeile 985:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 924: Zeile 998:
| 4 × 2
| 4 × 2
| 8 / 16
| 8 / 16
| 2,05 / 3,0&nbsp;GHz
| 2,05
| rowspan="5" |3,0
| rowspan="12" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="12" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="12" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="12" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 939: Zeile 1.014:
| 4 × 4
| 4 × 4
| 16 / 32
| 16 / 32
| 2,0 / 3,0&nbsp;GHz
| rowspan="2" | 2,0
| rowspan="2" |64&nbsp;MB
| rowspan="2" |64&nbsp;MB
| 100&nbsp;W
| 100&nbsp;W
Zeile 947: Zeile 1.022:
| 4 × 6
| 4 × 6
| 24 / 48
| 24 / 48
| 2,0 / 3,0&nbsp;GHz
| 120&nbsp;W
| 120&nbsp;W
|-
|-
Zeile 954: Zeile 1.028:
| 4 × 8
| 4 × 8
| 32 / 64
| 32 / 64
| 2,05 / 3,0&nbsp;GHz
| 2,05
| rowspan="3" |128&nbsp;MB
| rowspan="3" |128&nbsp;MB
| 130&nbsp;W
| 130&nbsp;W
Zeile 962: Zeile 1.036:
| 4 × 12
| 4 × 12
| 48 / 96
| 48 / 96
| 2,0 / 3,0&nbsp;GHz
| rowspan="2" | 2,0
| 155&nbsp;W
| 155&nbsp;W
|-
|-
Zeile 969: Zeile 1.043:
| 4 × 16
| 4 × 16
| 64 / 128
| 64 / 128
| 2,0 / 3,05&nbsp;GHz
|3,05
| 175&nbsp;W
| 175&nbsp;W
|-
|-
Zeile 976: Zeile 1.050:
| 4 × 2
| 4 × 2
| 8 / 16
| 8 / 16
| 2,4 / 3,0&nbsp;GHz
| 2,4
| rowspan="4" |3,0
| 32&nbsp;MB
| 32&nbsp;MB
| 90&nbsp;W
| 90&nbsp;W
Zeile 984: Zeile 1.059:
| 4 × 4
| 4 × 4
| 16 / 32
| 16 / 32
| 2,45 / 3,0&nbsp;GHz
| 2,45
| rowspan="2" |64&nbsp;MB
| rowspan="2" |64&nbsp;MB
| 125&nbsp;W
| 125&nbsp;W
Zeile 992: Zeile 1.067:
| 4 × 6
| 4 × 6
| 24 / 48
| 24 / 48
| 2,55 / 3,0&nbsp;GHz
| 2,55
| 160&nbsp;W
| 160&nbsp;W
|-
|-
Zeile 999: Zeile 1.074:
| 4 × 8
| 4 × 8
| 32 / 64
| 32 / 64
| 2,65 / 3,0&nbsp;GHz
| 2,65
| rowspan="3" |128&nbsp;MB
| rowspan="3" |128&nbsp;MB
| 180&nbsp;W
| 180&nbsp;W
Zeile 1.007: Zeile 1.082:
| 4 × 12
| 4 × 12
| 48 / 96
| 48 / 96
| 2,5 / 3,1&nbsp;GHz
| 2,5
| rowspan="2" |3,1
| rowspan="2" |200&nbsp;W
| rowspan="2" |200&nbsp;W
|-
|-
Zeile 1.014: Zeile 1.090:
| 4 × 16
| 4 × 16
| 64 / 128
| 64 / 128
| 2,3 / 3,1&nbsp;GHz
| 2,3
|}
|}
{{FNBox|{{FNZ|*|[[Unverbindliche Preisempfehlung|UVP]] in US-Dollar (vor Steuern)}}
{{FNBox|{{FNZ|*|[[Unverbindliche Preisempfehlung|UVP]] in US-Dollar (vor Steuern)}}
Zeile 1.027: Zeile 1.103:
! rowspan="2" |CCD × Kerne
! rowspan="2" |CCD × Kerne
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! rowspan="2" |[[Mehrkernprozessor|Kerne]]/<br />[[Thread (Informatik)|Threads]]
! colspan="2" |Taktrate ([[Hertz (Einheit)|GHz]])
! rowspan="2" |Basis-/<br />Boost-Takt
! colspan="3" |[[Cache]]
! colspan="3" |[[Cache]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
! rowspan="2" |[[Prozessorsockel|Sockel]]
Zeile 1.035: Zeile 1.111:
! rowspan="2" |[[Thermal Design Power|TDP]]
! rowspan="2" |[[Thermal Design Power|TDP]]
|-
|-
!Basis
!Boost
! L1
! L1
! L2
! L2
Zeile 1.046: Zeile 1.124:
| 16 × 7
| 16 × 7
| 112 / 224
| 112 / 224
| 2,2 / 3,0&nbsp;GHz
| 2,2
|3,0
| rowspan="3" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="3" |32&nbsp;KB <small>instr.</small><br />+<br />32&nbsp;KB <small>data</small><br /><small>(pro Kern)</small>
| rowspan="3" |1&nbsp;MB<br /><small>(pro Kern)</small>
| rowspan="3" |1&nbsp;MB<br /><small>(pro Kern)</small>
Zeile 1.061: Zeile 1.140:
| rowspan="2" |16 × 8
| rowspan="2" |16 × 8
| 128 / 128
| 128 / 128
| rowspan="2" |2,25 / 3,1&nbsp;GHz
| rowspan="2" |2,25
| rowspan="2" |3,1
| rowspan="2" |360&nbsp;W
| rowspan="2" |360&nbsp;W
|-
|-

Aktuelle Version vom 28. Juli 2024, 14:28 Uhr

<<   AMD Zen 4   >>
Produktion: seit 2022
Produzent: TSMC
Fertigung: 6 nm bis 4 nm
Befehlssatz: AMD64 (x86-64)
Sockel:
Namen der Prozessorkerne:
  • Raphael (Desktop-CPUs)
  • Storm Peak (Desktop-CPUs)
  • Phoenix (Desktop-CPUs, Laptop-CPUs)
  • Dragon Range (Laptop-CPUs)
  • Hawk Point (Laptop-CPUs)
  • Genoa/-X (Server-CPUs)
  • Bergamo (Zen 4c / Server-CPUs)
  • Siena (Zen 4c / Server-CPUs)

Zen 4 ist eine Prozessor-Mikroarchitektur (x86-64) des Unternehmens AMD. Zen 4 ist nach Zen, dem Refresh Zen+, Zen 2, Zen 3 die vierte Generation der unter den Markennamen „Ryzen“ und „Epyc“ 2017 eingeführten Zen-Prozessoren. Die CPU-Dies lässt AMD in der 5-nm-Prozesstechnologie (N5) FinFET (Fin Field-Effect Transistor) bei TSMC in Taiwan herstellen, diese Core Complex Dies oder „CCDs“ bestehen aus 8 Kernen mit bis zu 32 MB Level-3-Cache. Zu den CCDs kommt ein I/O-Die, das in einem TSMC-6-nm-Prozess hergestellt wird.

Neuerungen gegenüber der Generation Zen 3 sind:

  • Unterstützung für DDR5-RAM, Wegfall der Unterstützung für DDR4-RAM.
  • 1 MB L2-Cache je Kern statt 512 KB wie bei allen bisherigen Zen-Prozessoren üblich.
  • Erstmalige Implementierung des AVX-512-Befehlssatzes. (Ist nur etwas schneller als AVX2, weil es weiterhin 256-Bit-Rechenwerke hat. Taktet aber nicht runter wie aktuelle Intel-Prozessoren, wenn sie AVX-512-Befehle nutzen.)[1]

Die nächste Generation „Zen 5“ im 4-nm-Fertigungsverfahren soll im Juli 2024 vorgestellt werden.[2]

Ryzen 7000 „Raphael“

[Bearbeiten | Quelltext bearbeiten]
AMD Ryzen 5 7600

Die auf Zen 4 basierende Ryzen-7000-Desktop-CPU-Baureihe heißt „Raphael“ und integriert ein oder zwei CPU-Chiplets (mit jeweils 8 Kernen) und ein I/O-Chiplet in einem Gehäuse. Es wird erstmals der Sockel AM5 in LGA-Bauweise verwendet, während der Vorgänger AM4 noch ein PGA-Sockel war (der Konkurrent Intel nutzt LGA schon seit dem Pentium 4). Das I/O-Die der „Raphael“-CPUs bietet erstmals auch eine kleine integrierte Grafiklösung (iGPU) mit RDNA2-Architektur, wodurch die für den Desktopmarkt entwickelten Prozessoren auch ohne separate Grafikkarte betrieben werden können. Dies blieb in diesem Segment bisher den monolithischen Ryzen-CPUs mit integrierter Grafikeinheit (G-Serie) vorbehalten.

Ein lauffähiges Engineering Sample eines Zen-4-Desktop-Prozessors wurde erstmals auf der Consumer Electronics Show 2022 gezeigt. Als Zeitpunkt der Markteinführung wurde das 2. Halbjahr 2022 erwartet.[3] Auf der Computex 2022 wurden von Boardpartnern erste Mainboards vorgestellt und der Erscheinungstermin auf Herbst 2022 eingegrenzt. Ursprünglich wurden die Chipsätze X670E, X670, B650E und B650 angekündigt, seitdem wurde auch ein Einsteigerchipsatz namens A620 eingeführt. Mainboards für die Ryzen-7000er-Serie dürfen nur mit dem Zusatz „E“ (wie Extreme) beworben werden, wenn sie sowohl den Grafikkartenslot als auch mindestens einen M.2-Steckplatz per PCI-Express-Generation 5 anbinden.[4][5]

Am 30. August 2022 gab AMD den Release-Termin, Preise (USD) und weitere Produkteigenschaften für Ryzen 7000 bekannt. Offizieller Verkaufsstart der ersten vier Modelle war der 27. September 2022.[6]

Name Preise bei
Release*
Prozess Kerne/
Threads
Taktrate (GHz) Cache Sockel PCIe GPU Speicher-
Unterstützung
TDP mitgelieferter
Kühler
Basis Boost L1 L2 L3 Gen Lanes Modell Kerne Takt
Ryzen
9
7950X3D 699$ TSMC N5 16 / 32 4,2 5,7 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
32+96 MB AM5 5.0 24 Radeon
Graphics
(RDNA 2)
2 2,2 GHz DDR5-5200 120 W keiner
7950X 699$ 4,5 64 MB 170 W
7900X3D 599$ 12 / 24 4,4 5,6 32+96 MB 120 W
7900X 549$ 4,7 64 MB 170 W
7900 429$ 3,7 5,4 65 W AMD Wraith Prism
Ryzen
7
7800X3D 449$ 8 / 16 4,2 5,0 96 MB 120 W keiner
7700X 399$ 4,5 5,4 32 MB 105 W
7700 329$ 3,8 5,3 65 W AMD Wraith Prism
Ryzen
5
7600X 299$ 6 / 12 4,7 105 W keiner
7600 229$ 3,8 5,1 65 W AMD Wraith Stealth
7500F 179$ 3,7 5,0 nicht vorhanden
* 
UVP in US-Dollar (vor Steuern)
Name Preise bei
Release*
Prozess Kerne/
Threads
Taktrate (GHz) Cache Sockel PCIe GPU Speicher-
Unterstützung
TDP mitgelieferter
Kühler
Basis Boost L1 L2 L3 Gen Lanes Modell Kerne Takt
Ryzen
9
PRO 7945 OEM TSMC N5 12 / 24 3,7 5,4 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
64 MB AM5 5.0 24 Radeon
Graphics
(RDNA 2)
2 2,2 GHz DDR5-5200 65 W AMD Wraith Spire
Ryzen
7
PRO 7745 8 / 16 3,8 5,3 32 MB
Ryzen
5
PRO 7645 6 / 12 3,8 5,1
* 
UVP in US-Dollar (vor Steuern)

Ryzen 8000 „Phoenix“

[Bearbeiten | Quelltext bearbeiten]
Name Preise bei
Release*
Prozess Kerne/
Threads
Taktrate (GHz) Cache Sockel PCIe Speicher-
Unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes
Ryzen
7
8700F OEM TSMC N4 8 / 16 4,1 5,0 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
16 MB AM5 4.0 16 DDR5-5200 65 W
Ryzen
5
8400F 6 / 12 4,2 4,7
* 
UVP in US-Dollar (vor Steuern)

Workstation CPUs

[Bearbeiten | Quelltext bearbeiten]

Threadripper 7000 „Storm Peak“

[Bearbeiten | Quelltext bearbeiten]

Am 19. Oktober 2023 stellte AMD seine Ryzen Threadripper-7000-Pro und Ryzen-Threadripper-7000-Prozessoren vor.[7] Die Prozessoren Threadripper Pro und Threadripper werden jeweils von eigenen Chipsätzen begleitet. Mainboards, die zur WRX-90-Plattform gehören, sind ausschließlich mit Threadripper Pro kompatibel. Mainboards der TRX-50-Plattform hingegen unterstützen sowohl Threadripper Pro als auch die reguläre Threadripper-Version. Dabei gibt es jedoch bestimmte Einschränkungen für die Threadripper Pro-Variante auf TRX-50-Mainboards.[8] Die Prozessoren sind seit dem 21. November 2023 erhältlich.

Name Preise bei
Release*
Prozess Kerne/
Threads
Taktrate (GHz) Cache Sockel PCIe Speicher-
Unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes
Ryzen
Threadripper
PRO
7995WX $9999 TSMC N5 96 / 192 2,5 5,1 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
384 MB sTR5 5.0 128 DDR5-5200
(octa-channel)
350 W
7985WX $7349 64 / 128 3,2 256 MB
7975WX $3899 32 / 64 4,0 5,3 128 MB
7965WX $2649 24 / 48 4,2
7955WX $1899 16 / 32 4,5 64 MB
7945WX $1399 12 / 24 4,7
Ryzen
Threadripper
7980X $4999 64 / 128 3,2 5,1 256 MB 48 DDR5-5200
(quad-channel)
7970X $2499 32 / 64 4,0 5,3 128 MB
7960X $1499 24 / 48 4,2
* 
UVP in US-Dollar (vor Steuern)

Ryzen 8000G „Phoenix“

[Bearbeiten | Quelltext bearbeiten]

Am 8. Januar 2024 stellte AMD seine APUs mit Codenamen „Phoenix“ als „Ryzen 8000G“ für den Sockel AM5 vor. Sie werden als die ersten Desktopprozessoren angepriesen, welche einen spezialisierten KI-Beschleuniger, mit der Bezeichnung „Ryzen AI“, enthalten. Mit Februar 2024 startete der Verkauf.[9][10]

Name Preise bei
Release*
Prozess Kerne/
Threads
Taktrate (GHz) Cache Sockel PCIe GPU Speicher-
Unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes Modell Kerne Takt
Ryzen
7
8700G $329 TSMC N4 8 / 16 4,2 5,1 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
16 MB AM5 4.0 20 780M
(RDNA 3)
12 2,9 GHz DDR5-5200 65 W
Ryzen
5
8600G $229 6 / 12 4,3 5,0 760M
(RDNA 3)
8 2,8 GHz
8500G $179 3,5 14 740M
(RDNA 3)
4
Ryzen
3
8300G OEM 4 / 8 3,4 4,9 8 MB 2,6 GHz
* 
UVP in US-Dollar (vor Steuern)

Ryzen 7040 „Phoenix“

[Bearbeiten | Quelltext bearbeiten]

Am 5. Januar 2023 stellte AMD seine neue Zen-4-Architektur vor. Phoenix wird dabei im 4-nm-Verfahren gefertigt und kommt sowohl für FP7, FP7r2 als auch FP8-Boards in Betracht. Weiterhin wird erstmals LP-DDR5X unterstützt. Eine weitere Neuerung sind die auf RDNA3 basierenden iGPUs, welche die Leistungstärksten innerhalb der 7000er Reihe darstellen. Der TDP-Wert der HS-Modelle wird mit 35–54 Watt angegeben und der TDP-Bereich der U-Modelle für Ultrabooks mit 15–30 Watt. Die größeren Modelle ab dem Ryzen 5 7640U unterstützen eine „Ryzen AI“ genannte KI-Beschleunigung. Die neue Version der Ryzen 3 7440U besitzt ein Zen 4 und drei Zen 4c Kerne (vorher vier Zen 4 Kerne). Der Prozessor Ryzen 5 7545U, welcher am 2. November 2023 veröffentlicht wurde, hat zwei Zen 4 und vier Zen 4c Kerne.

Name Prozess Kerne/
Threads
Taktrate (GHz) Cache Sockel PCIe iGPU Speicher-
Unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes Modell Kerne Takt
Ryzen
9
7940HS TSMC N4 8 / 16 4,0 5,2 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
16 MB FP7
FP7r2
FP8
4.0 20 780M
(RDNA 3)
12 2,8 GHz FP7r2: DDR5–5600
FP7, FP8: LPDDR5/x-7500
35–54 W
7940H
Ryzen
7
7840HS 3,8 5,1 2,7 GHz
7840H
7840U 3,3 15-30 W
Ryzen
5
7640HS 6 / 12 4,3 5,0 760M
(RDNA 3)
8 2,6 GHz 35–54 W
7640H
7640U 3,5 4,9 15-30 W
7545U 3,2 FP7
FP7r2
14 740M
(RDNA 3)
4 2,8 GHz FP7r2: DDR5–5600
FP7: LPDDR5/x-7500
7540U 2,5 GHz
Ryzen
3
7440U 4 / 8 3,0 4,7 8 MB
Name Prozess Kerne/
Threads
Taktrate (GHz) Cache Sockel PCIe iGPU Speicher-
Unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes Modell Kerne Takt
Ryzen
9
PRO 7940HS TSMC N4 8 / 16 4,0 5,2 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
16 MB FP7
FP7r2
4.0 20 780M
(RDNA 3)
12 2,8 GHz FP7r2: DDR5–5600
FP7: LPDDR5/x-7500
35–54 W
Ryzen
7
PRO 7840HS 3,8 5,1 2,7 GHz
PRO 7840U 3,3 15-30 W
Ryzen
5
PRO 7640HS 6 / 12 4,3 5,0 760M
(RDNA 3)
8 2,6 GHz 35–54 W
PRO 7640U 3,5 4,9 15-30 W
PRO 7545U 3,2 14 740M
(RDNA 3)
4 2,8 GHz
PRO 7540U 2,5 GHz

Ryzen 7045 „Dragon Range“

[Bearbeiten | Quelltext bearbeiten]

Am 5. Januar 2023 stellte AMD seine neue Zen-4-Architektur vor. Die Prozessor-Serie „Dragon Range“ wird dabei im 5-/6-nm-Verfahren gefertigt. Es handelt sich dabei um Ableger der Desktop-Prozessoren der nichtmonolithischen „Raphael“-Reihe, die hinsichtlich der TDP begrenzt wurden. Der TDP-Wert wird mit 55–75W angegeben. Dragon Range bietet die stärksten CPUs innerhalb der 7000er Laptop-Reihe an.[11] Zielgruppe sind Laptops mit dedizierter Grafikkarte, weshalb die CPUs lediglich mit einer 610M-iGPU ausgestattet sind.

Name Prozess Kerne/
Threads
Taktrate (GHz) Cache Sockel PCIe iGPU Speicher-
Unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes Modell Kerne Takt
Ryzen
9
7945HX3D TSMC N5 16 / 32 2,3 5,4 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
32+96 MB FL1 5.0 28 610M
(RDNA 2)
2 2,2 GHz DDR5–5200 55 W
7945HX 2,5 64 MB
7845HX 12 / 24 3,0 5,2
Ryzen
7
7745HX 8 / 16 3,6 5,1 32 MB
Ryzen
5
7645HX 6 / 12 4,0 5,0

Ryzen 8040 „Hawk Point“

[Bearbeiten | Quelltext bearbeiten]
Name Prozess Kerne/
Threads
Taktrate (GHz) Cache Sockel PCIe iGPU NPU Speicher-
Unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes Modell Kerne Takt
Ryzen
9
8945HS TSMC N4 8 / 16 4,0 5,2 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
16 MB FP7
FP7r2
FP8
4.0 20 780M
(RDNA 3)
12 2,8 GHz Ryzen AI
bis zu
16 TOPS
FP7r2: DDR5–5600
FP7, FP8: LPDDR5/x-7500
35–54 W
Ryzen
7
8845HS 3,8 5,1 2,7 GHz
8840HS 3,3 20–30 W
8840U 15–30 W
Ryzen
5
8645HS 6 / 12 4,3 5,0 760M
(RDNA 3)
8 2,6 GHz 35–54 W
8640HS 3,5 4,9 20–30 W
8640U 15–30 W
8540U 3,2 FP7
FP7r2
14 740M
(RDNA 3)
4 2,8 GHz Nein FP7r2: DDR5–5600
FP7: LPDDR5/x-7500
Ryzen
3
8440U 4 / 8 3,0 4,7 8 MB 2,5 GHz

Server CPUs mit Zen 4

[Bearbeiten | Quelltext bearbeiten]

EPYC 9004 „Genoa“ & „Genoa-X“

[Bearbeiten | Quelltext bearbeiten]

Die als erstes erschienene auf Zen 4 basierende EPYC-Server-Chipreihe heißt „Genoa“ und ist die erste Generation von Chips, die den Sockel SP5 verwendet. Es werden bis zu 12 CCDs pro Prozessorsockel angeboten, was einem Maximalausbau von 96 Kernen für eine CPU entspricht. Die Markteinführung fand im November 2022 statt.[12] Für denselben Sockel SP5 wurde im Juni 2023 die mit bis zu 1152 MiB zusätzlichem „3D-V-Cache“ ausgestattete Reihe „Genoa-X“ vorgestellt.[13]

Name Preise bei
Release*
Codename Prozess CCD × Kerne Kerne/
Threads
Taktrate (GHz) Cache Sockel Konfiguration PCIe Speicher-
Unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes
EPYC 9124 $1,083 Genoa TSMC N5 2 × 8 16 / 32 3,0 3,7 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
64 MB SP5 1P/2P 5.0 128 DDR5-4800
(twelve-channel)
200 W
EPYC 9224 $1,825 3 × 8 24 / 48 2,5
EPYC 9254 $2,299 4 × 6 2,9 4,15 128 MB 220 W
EPYC 9334 $2,990 4 × 8 32 / 64 2,7 3,9 210 W
EPYC 9354 $3,420 8 × 4 3,25 3,75 256 MB 280 W
EPYC 9354P $2,730 1P
EPYC 9174F $3,850 8 × 2 16 / 32 4,1 4,4 1P/2P 320 W
EPYC 9184X $4,928 Genoa-X 3,85 4,2 768 MB
EPYC 9274F $3,060 Genoa 8 × 3 24 / 48 4,05 4,3 256 MB
EPYC 9374F $4,860 8 × 4 32 / 64 3,85
EPYC 9384X $5,529 Genoa-X 3,1 3,9 768 MB
EPYC 9474F $6,780 Genoa 8 × 6 48 / 96 3,6 4,1 256 MB 360 W
EPYC 9454 $5,225 6 × 8 48 / 96 2,75 3,8 290 W
EPYC 9454P $4,598 1P
EPYC 9534 $8,803 8 × 8 64 / 128 2,45 3,7 1P/2P 280 W
EPYC 9554 $9,087 3,1 3,75 360 W
EPYC 9554P $7,104 1P
EPYC 9634 $10,304 12 × 70 84 / 168 2,25 3,7 384 MB 1P/2P 290 W
EPYC 9654 $11,805 12 × 80 96 / 192 2,4 360 W
EPYC 9654P $10,625 1P
EPYC 9684X $14,756 Genoa-X 2,55 1152 MB 1P/2P 400 W
* 
UVP in US-Dollar (vor Steuern)

Server CPUs mit Zen 4c

[Bearbeiten | Quelltext bearbeiten]

Zen 4c ist eine abgespeckte Variante von Zen 4. Der Zen 4c-Kern ist hinsichtlich Dichte und Effizienz optimiert. Er verfügt über genau die gleiche Registerübertragungslogik wie der Zen 4-Kern. Sein physisches Layout benötigt jedoch weniger Platz und ist darauf ausgelegt mehr Leistung pro Watt zu liefern. Der Zen 4c-Kernkomplex umfasst bis zu acht Kerne und einen gemeinsam genutzten 16 MB L3-Cache. Zwei dieser Kernkomplexe werden auf einem einzigen Chip kombiniert, sodass 16 Kerne pro Chip und insgesamt 32 MB L3-Cache pro Chip vorhanden sind. In der EPYC 9004-Serie können bis zu acht dieser Dies mit einem I/O-Die kombiniert werden, um CPUs mit bis zu 128 Kernen im SP5-Formfaktor zu liefern. In der EPYC 8004-Serie werden bis zu vier Zen 4c-Chips kombiniert, um CPUs mit bis zu 64 Kernen im SP6-Formfaktor zu liefern, die für Einzel-Sockel-Systeme mit geringem Platzbedarf und Betrieb unter anspruchsvollen Umgebungsbedingungen konzipiert sind.[14]

EPYC 8004 „Siena“

[Bearbeiten | Quelltext bearbeiten]

AMD führt speziell für Epyc 8004 den kompakteren Sockel SP6 mit 4.096 Pins ein, während Epyc 9004 im riesigen Sockel SP5 mit 6.096 Kontakten platziert wird.[15] Diese Entscheidung zielt darauf ab, eine bessere Effizienz zu erreichen. Zusätzlich wird das Speicherinterface halbiert und bietet nun sechs Kanäle für DDR5-Speicher. Am 18. September 2023 stellte AMD die Siena-Prozessorreihe mit geringem Stromverbrauch vor.[15]

Name Preise bei
Release*
Prozess CCD × Kerne Kerne/
Threads
Taktrate (GHz) Cache Sockel Konfiguration PCIe Speicher-
unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes
EPYC 8024PN $525 TSMC N5 4 × 2 8 / 16 2,05 3,0 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
32 MB SP6 1P 5.0 96 DDR5-4800
(hexa-channel)
80 W
EPYC 8124PN $790 4 × 4 16 / 32 2,0 64 MB 100 W
EPYC 8224PN $1,015 4 × 6 24 / 48 120 W
EPYC 8324PN $2,125 4 × 8 32 / 64 2,05 128 MB 130 W
EPYC 8434PN $3,150 4 × 12 48 / 96 2,0 155 W
EPYC 8534PN $5,450 4 × 16 64 / 128 3,05 175 W
EPYC 8024P $409 4 × 2 8 / 16 2,4 3,0 32 MB 90 W
EPYC 8124P $639 4 × 4 16 / 32 2,45 64 MB 125 W
EPYC 8224P $855 4 × 6 24 / 48 2,55 160 W
EPYC 8324P $1,895 4 × 8 32 / 64 2,65 128 MB 180 W
EPYC 8434P $2,700 4 × 12 48 / 96 2,5 3,1 200 W
EPYC 8534P $4,950 4 × 16 64 / 128 2,3
* 
UVP in US-Dollar (vor Steuern)

EPYC 9004 „Bergamo“

[Bearbeiten | Quelltext bearbeiten]

Die Zen-4c-Kerne, die AMD für die kommenden Bergamo-EPYC-Prozessoren entwickelt, zeichnen sich durch ihre deutlich kompaktere Bauweise im Vergleich zu herkömmlichen Kernen aus. Jeder Bergamo-Die beinhaltet zwei Kernkomplexe, die jeweils acht Prozessorkerne umfassen. Die Cache-Größen der Kerne bleiben bei 32 KB (L1) und 1 MB (L2) konstant, jedoch steht jedem Kernkomplex nur ein 16 MB großer L3-Cache zur Verfügung.[16]

Name Preise bei
Release*
Prozess CCD × Kerne Kerne/
Threads
Taktrate (GHz) Cache Sockel Konfiguration PCIe Speicher-
Unterstützung
TDP
Basis Boost L1 L2 L3 Gen Lanes
EPYC 9734 $9,600 TSMC N5 16 × 7 112 / 224 2,2 3,0 32 KB instr.
+
32 KB data
(pro Kern)
1 MB
(pro Kern)
256 MB SP5 1P/2P 5.0 128 DDR5-4800
(twelve-channel)
340 W
EPYC 9754S $10,200 16 × 8 128 / 128 2,25 3,1 360 W
EPYC 9754 $11,900 128 / 256
* 
UVP in US-Dollar (vor Steuern)

Einzelnachweise

[Bearbeiten | Quelltext bearbeiten]
  1. Marc Sauter, Martin Böckmann: Ryzen 7950X/7700X im Test: Brachialer Beginn einer neuen AMD-Ära. In: golem.de. 26. September 2022, abgerufen am 15. November 2023.
  2. Andreas Schilling: 16 % IPC-Plus: AMD stellt die Ryzen-9000-Prozessoren mit Zen-5-Kernen vor. In: hardwareLUXX. 3. Juni 2024, abgerufen am 25. Juli 2024.
  3. Volker Rißka: Ryzen 7000: AMD zeigt Zen-4-CPU mit 5 GHz in Halo auf Sockel AM5. In: ComputerBase. 4. Januar 2022, abgerufen am 3. Mai 2023.
  4. Andreas Schilling: AMD stellt Ryzen-7000-Serie mit Zen-4-Chiplet in 5 nm und IOD mit RDNA-2-Grafik vor. In: hardwareLUXX. 23. Mai 2022, abgerufen am 3. Mai 2023.
  5. Marcel Niederste-Berg: PCIe-5.0-Pflicht auf AM5-Mainboards: AMD-Meeting bestätigt B650E-Chipsatz. In: hardwareLUXX. 29. August 2022, abgerufen am 3. Mai 2023.
  6. Carsten Spille: Ryzen-7000-CPUs für Fassung AM5 ab 27. September im Handel. In: heise online. 12. September 2022, abgerufen am 3. Mai 2023.
  7. Martin Böckmann: Workstation und HEDT: AMD stellt Ryzen Threadripper 7000 vor. In: golem.de. 19. Oktober 2023, abgerufen am 27. Oktober 2023.
  8. Andreas Link: Ryzen Threadripper 7000: Neue HEDT- und Pro-Modelle vorgestellt. In: PCGH. 19. Oktober 2023, abgerufen am 27. Oktober 2023.
  9. AMD reveals next-gen Desktop Processors for extreme PC Gaming and Creator Performance. In: AMD. 8. Januar 2024, abgerufen am 28. Februar 2024 (englisch).
  10. Sven Bauduin: AMD Ryzen 8000G ist offiziell: "1080p-Gaming ohne Grafikkarte" ab 179 US-Dollar und mit FMF. In: PCGH. 8. Januar 2024, abgerufen am 28. Februar 2024.
  11. Michael Günsch: Dragon Range: AMDs schnellste Mobilprozessoren starten in den Markt auf computerbase.de vom 13. März 2023, abgerufen am 29. Dezember 2023.
  12. Volker Rißka: HPE-Server mit Epyc 9004: Erste AMD-Genoa-Systeme zum Launch bestellbar. In: ComputerBase. 10. November 2022, abgerufen am 22. September 2023.
  13. Carsten Spille: AMDs neue Epyc-CPUs mit bis zu 128 Kernen oder 1,1 GByte Cache. In: heise online. 13. Juni 2023, abgerufen am 22. September 2023.
  14. 4TH GEN AMD EPYC PROCESSOR ARCHITECTURE: "Zen 4c" Core, Seite 5. In: AMD. September 2023, abgerufen am 20. September 2023
  15. a b Sven Bauduin: AMD Epyc 8004 ("Siena"): Zen 4c soll Intel Xeon mit maximaler Effizienz in den Schatten stellen. In: PCGH. 18. September 2023, abgerufen am 20. September 2023.
  16. Johannes Hiltscher: Zen 4c Bergamo: So schrumpft AMD die Epyc-Kerne um fast die Hälfte. In: golem.de. 6. Juni 2023, abgerufen am 20. September 2023.